当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

基于FPGA的USB3.0回环传输测试方案

时间:2023-10-01 | 栏目:可编程逻辑 | 点击:

本文开源一个FPGA项目: USB3.0 LoopBack 。基于FPGA的USB3.0通信方案有很多,其中非常好用的一款USB3.0芯片是 FT600/601Q

下面介绍一下这款FT600/601Q芯片的技术参数,控制信号、数据读写时序等,并利用官方提供的上位机软件进行数据回环测试。

FT600/601Q芯片

芯片技术参数

芯片内部架构

图片

极简外围电路设计

图片

读写模式&时序

FT600/601Q常用读写模式为245 Synchronous FIFO模式和Multi Channel FIFO模式,本工程以芯片默认的245 Synchronous FIFO模式为例。

FT600/601Q读写模式是通过GPIO0GPIO1进行配置,具体配置方法如下图所示:

图片

245 Synchronous FIFO模式读写时序也非常简单,当RXF_N信号拉低时, 通知FPGA开始读任务,当TXE_N信号拉低时,通知FPGA开始写任务:

图片

图片

回环传输测试

采用官方提供的FT600 Data Loopback Demo App上位机软件进行 数据回环测试 ,每次读写4096字节数据,结果如下图所示:

图片

在Vivado工程中通过添加在线逻辑分析仪模块查看相关信号:

图片

另外,还可以采用官方提供的FT600 Data Streamer Demo App上位机软件进行Stream数据流传输测试,速度可以达到360MB/S左右:

图片

您可能感兴趣的文章:

相关文章