全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

LVDS的GCLK接收方案

时间:2024-08-12 17:11

人气:

作者:admin

标签:

导读:在易灵思的器件上接收LVDS一般采用PLL接收,通过PLL产生两个时钟,一个是fast_clk,一个是slow_clk,分别用于处理串行数据和并行数据。但是如果LVDS的速率比较低时,另外想通过去掉PLL来节...

在易灵思的器件上接收LVDS一般采用PLL接收,通过PLL产生两个时钟,一个是fast_clk,一个是slow_clk,分别用于处理串行数据和并行数据。

但是如果LVDS的速率比较低时,另外想通过去掉PLL来节省功耗时,也可以直接用lvds_rx_clk直接走GCLK的方式来处理。下面我们来说明一下:

硬件环境如下:

61ed86c0-577b-11ef-a4b4-92fbcf53809c.png

打开interface在里面设置LVDS

622a43d0-577b-11ef-a4b4-92fbcf53809c.png

LVDS的时钟接收Connection Type选择gclk。

对于数据设置串化因子为2,并输入Parallel Clock名字为上面定义的时钟。

624246ba-577b-11ef-a4b4-92fbcf53809c.png

在一切都设置好之后需要生成约束。但是会报以下错误。

625f50c0-577b-11ef-a4b4-92fbcf53809c.png

但是解决办法是有的。在工程目录下新建pt_rule.ini文件,输入lvds_rule_rx_pll_refclk,再次生成结束可以正常。

627aab2c-577b-11ef-a4b4-92fbcf53809c.png

程序框图如下:

628d67b2-577b-11ef-a4b4-92fbcf53809c.png

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信