全球最实用的IT互联网信息网站!

AI人工智能P2P分享&下载搜索网页发布信息网站地图

当前位置:诺佳网 > 电子/半导体 > 可编程逻辑 >

从时钟引脚进入FPGA后在内部传播路径

时间:2019-09-10 15:12

人气:

作者:admin

标签:

导读:时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。...

时钟网络反映了时钟从时钟引脚进入FPGA后在FPGA内部的传播路径。

报告时钟网络命令可以从以下位置运行:

A,VivadoIDE中的Flow Navigator;

B,Tcl命令:report_clock_networks -name {network_1}

报告时钟网络提供设计中时钟树的树视图。 见图1。每个时钟树显示从源到端点的时钟网络,端点按类型排序。

1 时钟网络

时钟树:

显示由用户定义或由工具自动生成的时钟。

报告从I / O端口加载的时钟。

注意:完整的时钟树仅在报告的GUI形式中详细说明。此报告的文本版本仅显示时钟根的名称。

可用于查找驱动其他BUFGsBUFGs

显示驱动非时钟负载的时钟。

例:以vivado自带的例子wavegen为例。点击SynthesisReport CLock Networks如图2所示。

2 Report clock Networks

如图3所示,时钟clk_pin_p从输入引脚输入之后,经过IBUFDS,再通过MMCM生成时钟,同时显示了各个时钟的频率。如果我们未添加时钟约束,报告将显示Unconstrained(未约束的时钟,root clock).可以选中未约束的时钟右击选择Create Clock创建时钟。

3 时钟网络


	

原文标题:【vivado约束学习三】 时钟网络分析

文章出处:【微信公众号:FPGA开源工作室】欢迎添加关注!文章转载请注明出处。

温馨提示:以上内容整理于网络,仅供参考,如果对您有帮助,留下您的阅读感言吧!
相关阅读
本类排行
相关标签
本类推荐

CPU | 内存 | 硬盘 | 显卡 | 显示器 | 主板 | 电源 | 键鼠 | 网站地图

Copyright © 2025-2035 诺佳网 版权所有 备案号:赣ICP备2025066733号
本站资料均来源互联网收集整理,作品版权归作者所有,如果侵犯了您的版权,请跟我们联系。

关注微信